Blame view
arch/m68k/include/asm/m528xsim.h
10.9 KB
1da177e4c Linux-2.6.12-rc2 |
1 2 3 4 5 6 7 8 9 10 11 12 |
/****************************************************************************/ /* * m528xsim.h -- ColdFire 5280/5282 System Integration Module support. * * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com) */ /****************************************************************************/ #ifndef m528xsim_h #define m528xsim_h /****************************************************************************/ |
733f31b76 m68knommu: fix cl... |
13 14 |
#define CPU_NAME "COLDFIRE(m528x)" #define CPU_INSTR_PER_JIFFY 3 |
ce3de78a1 m68knommu: remove... |
15 |
#define MCF_BUSCLK MCF_CLK |
1da177e4c Linux-2.6.12-rc2 |
16 |
|
a12cf0a8c m68knommu: create... |
17 |
#include <asm/m52xxacr.h> |
1da177e4c Linux-2.6.12-rc2 |
18 19 20 |
/* * Define the 5280/5282 SIM register set addresses. */ |
254eef746 m68knommu: remove... |
21 22 |
#define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */ #define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */ |
1da177e4c Linux-2.6.12-rc2 |
23 24 25 26 27 28 29 30 31 32 33 34 |
#define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */ #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */ #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */ #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */ #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */ #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */ #define MCFINTC_IRLR 0x18 /* */ #define MCFINTC_IACKL 0x19 /* */ #define MCFINTC_ICR0 0x40 /* Base ICR register */ #define MCFINT_VECBASE 64 /* Vector base number */ #define MCFINT_UART0 13 /* Interrupt number for UART0 */ |
91d604172 m68knommu: Coldfi... |
35 |
#define MCFINT_QSPI 18 /* Interrupt number for QSPI */ |
1da177e4c Linux-2.6.12-rc2 |
36 37 38 39 40 |
#define MCFINT_PIT1 55 /* Interrupt number for PIT1 */ /* * SDRAM configuration registers. */ |
6a92e1982 m68knommu: clean ... |
41 42 43 44 45 |
#define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */ #define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */ #define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */ #define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */ #define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */ |
1da177e4c Linux-2.6.12-rc2 |
46 |
|
7ce4d4250 [PATCH] m68knommu... |
47 |
/* |
babc08b7e m68knommu: move C... |
48 49 50 51 52 53 54 55 |
* DMA unit base addresses. */ #define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100) #define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140) #define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180) #define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0) /* |
57015421d m68knommu: move U... |
56 57 |
* UART module. */ |
a0ba4332a m68knommu: remove... |
58 59 60 61 62 63 64 65 66 |
#define MCFUART_BASE1 (MCF_IPSBAR + 0x00000200) #define MCFUART_BASE2 (MCF_IPSBAR + 0x00000240) #define MCFUART_BASE3 (MCF_IPSBAR + 0x00000280) /* * FEC ethernet module. */ #define MCFFEC_BASE (MCF_IPSBAR + 0x00001000) #define MCFFEC_SIZE 0x800 |
57015421d m68knommu: move U... |
67 68 |
/* |
6da6e63c9 generic GPIO supp... |
69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 |
* GPIO registers */ #define MCFGPIO_PORTA (MCF_IPSBAR + 0x00100000) #define MCFGPIO_PORTB (MCF_IPSBAR + 0x00100001) #define MCFGPIO_PORTC (MCF_IPSBAR + 0x00100002) #define MCFGPIO_PORTD (MCF_IPSBAR + 0x00100003) #define MCFGPIO_PORTE (MCF_IPSBAR + 0x00100004) #define MCFGPIO_PORTF (MCF_IPSBAR + 0x00100005) #define MCFGPIO_PORTG (MCF_IPSBAR + 0x00100006) #define MCFGPIO_PORTH (MCF_IPSBAR + 0x00100007) #define MCFGPIO_PORTJ (MCF_IPSBAR + 0x00100008) #define MCFGPIO_PORTDD (MCF_IPSBAR + 0x00100009) #define MCFGPIO_PORTEH (MCF_IPSBAR + 0x0010000A) #define MCFGPIO_PORTEL (MCF_IPSBAR + 0x0010000B) #define MCFGPIO_PORTAS (MCF_IPSBAR + 0x0010000C) #define MCFGPIO_PORTQS (MCF_IPSBAR + 0x0010000D) #define MCFGPIO_PORTSD (MCF_IPSBAR + 0x0010000E) #define MCFGPIO_PORTTC (MCF_IPSBAR + 0x0010000F) #define MCFGPIO_PORTTD (MCF_IPSBAR + 0x00100010) #define MCFGPIO_PORTUA (MCF_IPSBAR + 0x00100011) #define MCFGPIO_DDRA (MCF_IPSBAR + 0x00100014) #define MCFGPIO_DDRB (MCF_IPSBAR + 0x00100015) #define MCFGPIO_DDRC (MCF_IPSBAR + 0x00100016) #define MCFGPIO_DDRD (MCF_IPSBAR + 0x00100017) #define MCFGPIO_DDRE (MCF_IPSBAR + 0x00100018) #define MCFGPIO_DDRF (MCF_IPSBAR + 0x00100019) #define MCFGPIO_DDRG (MCF_IPSBAR + 0x0010001A) #define MCFGPIO_DDRH (MCF_IPSBAR + 0x0010001B) #define MCFGPIO_DDRJ (MCF_IPSBAR + 0x0010001C) #define MCFGPIO_DDRDD (MCF_IPSBAR + 0x0010001D) #define MCFGPIO_DDREH (MCF_IPSBAR + 0x0010001E) #define MCFGPIO_DDREL (MCF_IPSBAR + 0x0010001F) #define MCFGPIO_DDRAS (MCF_IPSBAR + 0x00100020) #define MCFGPIO_DDRQS (MCF_IPSBAR + 0x00100021) #define MCFGPIO_DDRSD (MCF_IPSBAR + 0x00100022) #define MCFGPIO_DDRTC (MCF_IPSBAR + 0x00100023) #define MCFGPIO_DDRTD (MCF_IPSBAR + 0x00100024) #define MCFGPIO_DDRUA (MCF_IPSBAR + 0x00100025) #define MCFGPIO_PORTAP (MCF_IPSBAR + 0x00100028) #define MCFGPIO_PORTBP (MCF_IPSBAR + 0x00100029) #define MCFGPIO_PORTCP (MCF_IPSBAR + 0x0010002A) #define MCFGPIO_PORTDP (MCF_IPSBAR + 0x0010002B) #define MCFGPIO_PORTEP (MCF_IPSBAR + 0x0010002C) #define MCFGPIO_PORTFP (MCF_IPSBAR + 0x0010002D) #define MCFGPIO_PORTGP (MCF_IPSBAR + 0x0010002E) #define MCFGPIO_PORTHP (MCF_IPSBAR + 0x0010002F) #define MCFGPIO_PORTJP (MCF_IPSBAR + 0x00100030) #define MCFGPIO_PORTDDP (MCF_IPSBAR + 0x00100031) #define MCFGPIO_PORTEHP (MCF_IPSBAR + 0x00100032) #define MCFGPIO_PORTELP (MCF_IPSBAR + 0x00100033) #define MCFGPIO_PORTASP (MCF_IPSBAR + 0x00100034) #define MCFGPIO_PORTQSP (MCF_IPSBAR + 0x00100035) #define MCFGPIO_PORTSDP (MCF_IPSBAR + 0x00100036) #define MCFGPIO_PORTTCP (MCF_IPSBAR + 0x00100037) #define MCFGPIO_PORTTDP (MCF_IPSBAR + 0x00100038) #define MCFGPIO_PORTUAP (MCF_IPSBAR + 0x00100039) #define MCFGPIO_SETA (MCF_IPSBAR + 0x00100028) #define MCFGPIO_SETB (MCF_IPSBAR + 0x00100029) #define MCFGPIO_SETC (MCF_IPSBAR + 0x0010002A) #define MCFGPIO_SETD (MCF_IPSBAR + 0x0010002B) #define MCFGPIO_SETE (MCF_IPSBAR + 0x0010002C) #define MCFGPIO_SETF (MCF_IPSBAR + 0x0010002D) #define MCFGPIO_SETG (MCF_IPSBAR + 0x0010002E) #define MCFGPIO_SETH (MCF_IPSBAR + 0x0010002F) #define MCFGPIO_SETJ (MCF_IPSBAR + 0x00100030) #define MCFGPIO_SETDD (MCF_IPSBAR + 0x00100031) #define MCFGPIO_SETEH (MCF_IPSBAR + 0x00100032) #define MCFGPIO_SETEL (MCF_IPSBAR + 0x00100033) #define MCFGPIO_SETAS (MCF_IPSBAR + 0x00100034) #define MCFGPIO_SETQS (MCF_IPSBAR + 0x00100035) #define MCFGPIO_SETSD (MCF_IPSBAR + 0x00100036) #define MCFGPIO_SETTC (MCF_IPSBAR + 0x00100037) #define MCFGPIO_SETTD (MCF_IPSBAR + 0x00100038) #define MCFGPIO_SETUA (MCF_IPSBAR + 0x00100039) #define MCFGPIO_CLRA (MCF_IPSBAR + 0x0010003C) #define MCFGPIO_CLRB (MCF_IPSBAR + 0x0010003D) #define MCFGPIO_CLRC (MCF_IPSBAR + 0x0010003E) #define MCFGPIO_CLRD (MCF_IPSBAR + 0x0010003F) #define MCFGPIO_CLRE (MCF_IPSBAR + 0x00100040) #define MCFGPIO_CLRF (MCF_IPSBAR + 0x00100041) #define MCFGPIO_CLRG (MCF_IPSBAR + 0x00100042) #define MCFGPIO_CLRH (MCF_IPSBAR + 0x00100043) #define MCFGPIO_CLRJ (MCF_IPSBAR + 0x00100044) #define MCFGPIO_CLRDD (MCF_IPSBAR + 0x00100045) #define MCFGPIO_CLREH (MCF_IPSBAR + 0x00100046) #define MCFGPIO_CLREL (MCF_IPSBAR + 0x00100047) #define MCFGPIO_CLRAS (MCF_IPSBAR + 0x00100048) #define MCFGPIO_CLRQS (MCF_IPSBAR + 0x00100049) #define MCFGPIO_CLRSD (MCF_IPSBAR + 0x0010004A) #define MCFGPIO_CLRTC (MCF_IPSBAR + 0x0010004B) #define MCFGPIO_CLRTD (MCF_IPSBAR + 0x0010004C) #define MCFGPIO_CLRUA (MCF_IPSBAR + 0x0010004D) #define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050) #define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051) #define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052) #define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054) #define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055) #define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056) #define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058) #define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059) #define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A) #define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B) #define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C) /* |
f317c71a2 m68knommu: move C... |
179 180 181 182 183 184 185 186 |
* PIT timer base addresses. */ #define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000) #define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000) #define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000) #define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000) /* |
6da6e63c9 generic GPIO supp... |
187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 |
* Edge Port registers */ #define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000) #define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002) #define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003) #define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004) #define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005) #define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006) /* * Queued ADC registers */ #define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006) #define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007) #define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008) #define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009) /* * General Purpose Timers registers */ #define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D) #define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E) #define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D) #define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E) /* * * definitions for generic gpio support * */ #define MCFGPIO_PODR MCFGPIO_PORTA /* port output data */ #define MCFGPIO_PDDR MCFGPIO_DDRA /* port data direction */ #define MCFGPIO_PPDR MCFGPIO_PORTAP /* port pin data */ #define MCFGPIO_SETR MCFGPIO_SETA /* set output */ #define MCFGPIO_CLRR MCFGPIO_CLRA /* clr output */ #define MCFGPIO_IRQ_MAX 8 #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE #define MCFGPIO_PIN_MAX 180 /* |
7ce4d4250 [PATCH] m68knommu... |
228 229 230 231 232 |
* Derek Cheung - 6 Feb 2005 * add I2C and QSPI register definition using Freescale's MCF5282 */ /* set Port AS pin for I2C or UART */ #define MCF5282_GPIO_PASPAR (volatile u16 *) (MCF_IPSBAR + 0x00100056) |
8bb25184b [PATCH] m68knommu... |
233 234 |
/* Port UA Pin Assignment Register (8 Bit) */ #define MCF5282_GPIO_PUAPAR 0x10005C |
7ce4d4250 [PATCH] m68knommu... |
235 236 237 238 |
/* Interrupt Mask Register Register Low */ #define MCF5282_INTC0_IMRL (volatile u32 *) (MCF_IPSBAR + 0x0C0C) /* Interrupt Control Register 7 */ #define MCF5282_INTC0_ICR17 (volatile u8 *) (MCF_IPSBAR + 0x0C51) |
dd65b1de5 m68knommu: move C... |
239 240 241 242 243 244 245 246 |
/* * Reset Control Unit (relative to IPSBAR). */ #define MCF_RCR 0x110000 #define MCF_RSR 0x110001 #define MCF_RCR_SWRESET 0x80 /* Software reset bit */ #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */ |
7ce4d4250 [PATCH] m68knommu... |
247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 |
/********************************************************************* * * Inter-IC (I2C) Module * *********************************************************************/ /* Read/Write access macros for general use */ #define MCF5282_I2C_I2ADR (volatile u8 *) (MCF_IPSBAR + 0x0300) // Address #define MCF5282_I2C_I2FDR (volatile u8 *) (MCF_IPSBAR + 0x0304) // Freq Divider #define MCF5282_I2C_I2CR (volatile u8 *) (MCF_IPSBAR + 0x0308) // Control #define MCF5282_I2C_I2SR (volatile u8 *) (MCF_IPSBAR + 0x030C) // Status #define MCF5282_I2C_I2DR (volatile u8 *) (MCF_IPSBAR + 0x0310) // Data I/O /* Bit level definitions and macros */ #define MCF5282_I2C_I2ADR_ADDR(x) (((x)&0x7F)<<0x01) #define MCF5282_I2C_I2FDR_IC(x) (((x)&0x3F)) #define MCF5282_I2C_I2CR_IEN (0x80) // I2C enable #define MCF5282_I2C_I2CR_IIEN (0x40) // interrupt enable #define MCF5282_I2C_I2CR_MSTA (0x20) // master/slave mode #define MCF5282_I2C_I2CR_MTX (0x10) // transmit/receive mode #define MCF5282_I2C_I2CR_TXAK (0x08) // transmit acknowledge enable #define MCF5282_I2C_I2CR_RSTA (0x04) // repeat start #define MCF5282_I2C_I2SR_ICF (0x80) // data transfer bit #define MCF5282_I2C_I2SR_IAAS (0x40) // I2C addressed as a slave #define MCF5282_I2C_I2SR_IBB (0x20) // I2C bus busy #define MCF5282_I2C_I2SR_IAL (0x10) // aribitration lost #define MCF5282_I2C_I2SR_SRW (0x04) // slave read/write #define MCF5282_I2C_I2SR_IIF (0x02) // I2C interrupt #define MCF5282_I2C_I2SR_RXAK (0x01) // received acknowledge |
1da177e4c Linux-2.6.12-rc2 |
279 |
#endif /* m528xsim_h */ |