Blame view
drivers/reset/tegra-car-reset.c
1.55 KB
fe60f06dc reset: implement ... |
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 |
/* * Copyright (c) 2016, NVIDIA CORPORATION. * * SPDX-License-Identifier: GPL-2.0 */ #include <common.h> #include <dm.h> #include <reset-uclass.h> #include <asm/arch/clock.h> #include <asm/arch-tegra/clk_rst.h> static int tegra_car_reset_request(struct reset_ctl *reset_ctl) { debug("%s(reset_ctl=%p) (dev=%p, id=%lu) ", __func__, reset_ctl, reset_ctl->dev, reset_ctl->id); /* PERIPH_ID_COUNT varies per SoC */ if (reset_ctl->id >= PERIPH_ID_COUNT) return -EINVAL; return 0; } static int tegra_car_reset_free(struct reset_ctl *reset_ctl) { debug("%s(reset_ctl=%p) (dev=%p, id=%lu) ", __func__, reset_ctl, reset_ctl->dev, reset_ctl->id); return 0; } static int tegra_car_reset_assert(struct reset_ctl *reset_ctl) { debug("%s(reset_ctl=%p) (dev=%p, id=%lu) ", __func__, reset_ctl, reset_ctl->dev, reset_ctl->id); reset_set_enable(reset_ctl->id, 1); return 0; } static int tegra_car_reset_deassert(struct reset_ctl *reset_ctl) { debug("%s(reset_ctl=%p) (dev=%p, id=%lu) ", __func__, reset_ctl, reset_ctl->dev, reset_ctl->id); reset_set_enable(reset_ctl->id, 0); return 0; } struct reset_ops tegra_car_reset_ops = { .request = tegra_car_reset_request, .free = tegra_car_reset_free, .rst_assert = tegra_car_reset_assert, .rst_deassert = tegra_car_reset_deassert, }; static int tegra_car_reset_probe(struct udevice *dev) { debug("%s(dev=%p) ", __func__, dev); return 0; } U_BOOT_DRIVER(tegra_car_reset) = { .name = "tegra_car_reset", .id = UCLASS_RESET, .probe = tegra_car_reset_probe, .ops = &tegra_car_reset_ops, }; |